La falla de memoria hace que el servidor funcione anormalmente

  

Síntomas]


Un servidor en la LAN de la oficina está equipado con un procesador Intel Pentium®, que funciona normalmente, pero las pantallas azules aparecen a menudo recientemente. Se produjo el bloqueo y el trabajo de administración no se pudo realizar normalmente. Este es el caso, apagué el servidor en un bloqueo, actualicé la SDRAM de los 12 8 MB originales a 512 MB, y elegí cargar la configuración de parámetros óptima en la configuración de CMOS del sistema (es decir, seleccione "LOAD BIO SDEFAULTS" "), detectando cada unidad de memoria. Después de completar la configuración y reiniciar el servidor, la comprobación de la memoria es normal, pero la pantalla le indica que debe reiniciar la CONFIGURACIÓN, haga clic en el botón "F2" especificado y luego se bloquea.


Proceso de diagnóstico

Este problema parece ser mucho más fácil. Dado que hay un problema después de agregar la operación, primero verifique si el dispositivo recién agregado tiene una falla física. O hay un error en la configuración realizada para el dispositivo. Por lo tanto, cambié el módulo de memoria existente en el servidor a la forma original de acuerdo con la idea de reducir la fuente de la falla, y luego verifiqué la unidad de disquete, el disco duro, la unidad óptica y otros dispositivos eliminando solo un dispositivo de hardware a la vez. Como resultado, se encontró que no había fallas en los diversos dispositivos de hardware del sistema. Por lo que se descarta la falla del hardware, parece que es necesario cambiar el ángulo y verificar nuevamente.

Dado que el sistema le solicita que reinicie la CONFIGURACIÓN después del inicio, analizo de acuerdo con este fenómeno, la falla puede estar relacionada con la configuración de CONFIGURACIÓN del sistema, especialmente con la configuración de detección de cada unidad de memoria. Después de determinar la dirección del cheque, apagué el servidor. Luego, extraiga la batería y descargue brevemente los pines de la batería, pero aún así no puede resolver el problema después de verificar. Intenté encontrar la placa base para borrar la configuración del puente CMOS, cambiar la línea de pines de 1 a 2 a 2 a 3, y luego volver a la posición original después de un tiempo. Inicie y vuelva a intentarlo. Como resultado, el sistema vuelve a la normalidad y no aparecen otras indicaciones. La memoria aún está actualizada y la configuración de CONFIGURACIÓN DE CMOS está ajustada. En particular, tenga en cuenta que la detección de memoria está configurada para detectar cada MB y que el sistema está completamente restaurado.

La causa principal de la falla es que la verificación de la configuración de la memoria instalada por parte del servidor no coincide con la forma en que la memoria lo admite. Parece que la administración de la red no solo está preocupada por el estado de conexión de la red, sino que también presta más atención a todos los dispositivos utilizados en la red.

Exclusiones

1 Método de verificación de memoria.

La causa de este error es que la configuración predeterminada de la memoria del servidor es ECC (con suma de comprobación), y cada unidad de la memoria está configurada para ser detectada en el CMOS del sistema, pero la memoria normal utilizada para la actualización no es Esta operación es compatible, causando así el fallo anterior. La clave para solucionar este tipo de problemas es borrar la configuración de CMOS y ajustar la configuración de los parámetros relevantes.

De hecho, hay tres métodos de verificación comunes para la memoria. El siguiente es un breve resumen.

Para la paridad de memoria (Paridad) del concepto de bit, el bit es la unidad más pequeña en la memoria, también conocida como "bit", solo tiene dos estados representados por 1 y 0 respectivamente . Se estipula que 8 bits consecutivos se denominan un byte. Cada byte de memoria sin paridad tiene solo 8 bits, si uno de sus bits almacena el valor incorrecto. Hará que los datos correspondientes almacenados en él cambien y causen un error de aplicación. La memoria de paridad agrega un bit extra a cada byte (8 bits) para la detección de errores. Por ejemplo, un byte se almacena en un byte "10011110", y cada bit del valor se agrega, es decir, 1 + 0 + 0 + 1 + 1 + 1 + 1 + 0-5. Si el resultado es un número impar, el bit de paridad se define como 1 y viceversa. Cuando la CPU lee los datos almacenados, agregará nuevamente los datos almacenados en los primeros 8 bits, y el resultado del cálculo es consistente con el dígito de control. Cuando la CPU encuentra que los dos son diferentes, reacciona. Ahora la placa base puede usar ambos bloques de memoria con o sin paridad, pero tenga en cuenta que los dos no se pueden mezclar.

Y la memoria ECC (Error Chechng and CorreCting), también se implementa agregando bits a los bits de datos originales. Por ejemplo, los datos de 8 bits requieren 1 bit para la prueba de paridad seca y 5 bits para ECC. Los 5 bits adicionales se utilizan para reconstruir los datos incorrectos. Cuando el número de bits en los datos se duplica, la paridad también se duplica y el ECC solo necesita incrementarse en un bit. Cuando los datos son de 64 bits, el ECC y el número de bits utilizados son los mismos (ambos son 8). En lugares donde la paridad solo puede detectar errores, ECC puede corregir la mayoría de los errores. Si el trabajo es normal, los datos no serán defectuosos. Solo después de la corrección de errores de la memoria, las instrucciones de operación de la computadora pueden continuar ejecutándose.

SPD (Detección de presencia en serie), que es un paquete SOIC de 8 pines (3 mm x 4 mm) EEPROM de 256 bytes (ROM programable borrable eléctricamente EEPROM) ) chip. La mayoría de los modelos son 24LC01B. La posición generalmente se encuentra en el lado derecho de la parte frontal de la tarjeta de memoria. Registra parámetros como la velocidad, la capacidad, el voltaje y el ancho de banda de dirección de fila y columna de la memoria. Al iniciar, el BIOS de la PC leerá automáticamente la información registrada en el SPD. Si no hay un SPD, será propenso a fallar o un error fatal. Es un indicador importante de la memoria PC100. Para reducir el costo de producción, los fabricantes de hardware individuales deben cumplir con el estándar PC100 en la superficie, por lo que sueldan un SPD vacío en la PCB, lo que puede hacer que el FSB a más de 100 MHz no funcione correctamente.

2 La forma de cargar parámetros óptimos en CMOS.

Además, los ajustes de parámetros óptimos se cargan en este fallo. Por lo general, existen dos configuraciones para la CMOS CONFIGURACIÓN que carga los parámetros óptimos: uno es el parámetro de optimización de CONFIGURACIÓN, que puede optimizar todo el sistema, pero necesita soporte del sistema, por lo que no se puede garantizar la estabilidad, y la otra es la optimización del BIOS. Parámetros, que tienen la mejor estabilidad, son generalmente recomendados. Cuando el sistema falla, es posible que desee cargar los mejores parámetros de estabilidad y resolver el problema antes de recuperarse. Debe tenerse en cuenta que, en general, no extraiga la batería fácilmente. El propósito de la operación de descarga utilizada en la resolución de problemas es facilitar el borrado de la configuración del CMOS.

Copyright © Conocimiento de Windows All Rights Reserved